# UNIVERSIDADE DE SÃO PAULO ESCOLA POLITÉCNICA DEPARTAMENTO DE ENGENHARIA DE COMPUTAÇÃO E SISTEMAS DIGITAIS PCS3645 - LABORATÓRIO DIGITAL II



# **PLANEJAMENTO DA EXPERIÊNCIA 4**

Felipe Luis Korbes - NUSP: 13682893

João Felipe de Souza Melo - NUSP: 13682913

João Felipe Pereira Carvalho - NUSP: 11808189

Turma: 5

Professor: Reginaldo Arakaki

São Paulo 2024

# Sumário

| 1. Introdução e Objetivos                                             | 3  |
|-----------------------------------------------------------------------|----|
| 2. Planejamento                                                       | 3  |
| 2.1 Atividade 1 - Projeto e Simulação do Circuito de Interface        | 3  |
| 2.2 Testes                                                            | 7  |
| 2.3 Atividade 2 - Estratégia para o Teste de Funcionamento do Projeto | 8  |
| 2.4 Atividade 2 – Preparação do Projeto para Síntese na Placa FPGA    | 9  |
| 2.5 Atividade 3 – Síntese e Teste do Projeto na Placa FPGA            | 10 |
| 3. Relatório da experiência                                           | 14 |
| 3.1 Desafio                                                           | 14 |
| 4.Conclusão                                                           | 14 |
|                                                                       |    |

# 1. Introdução e Objetivos

O objetivo principal dessa experiência é o desenvolvimento de uma Trena Digital, um circuito digital capaz de medir distâncias utilizando um sensor ultrassônico HC-SR04 e transmitir os valores medidos através de uma porta serial. Durante o processo, serão abordados conceitos como medida de distância, interface com sensores, comunicação serial, desenvolvimento de máquinas de estado, codificação em Verilog e projeto em FPGA, culminando na implementação e teste do circuito na placa FPGA DE0-CV.

# 2. Planejamento

### 2.1 Atividade 1 - Projeto e Simulação do Circuito de Interface

Nesta experiência 4 será desenvolvido uma trena digital utilizando as experiências 3 e 2. Inicialmente foi criado um módulo para o fluxo de dados e para a unidade de controle dessa experiência. O diagrama de blocos está na figura abaixo:



Figura 1 - Diagrama de blocos

O fluxo de dados desenvolvido com todos os módulos da experiência é:



Figura 2 - Fluxo de dados da experiência 4

Observe que foi adicionado um contador no fluxo de dados que tem a função de selecionar o caso de saída do multiplexador para ser enviado via transmissão serial. Foi desenvolvido a unidade de controle para ordenar/sincronizar a ordem do funcionamento dos módulos.



Figura 3 - Unidade de controle da experiência

Ao ativar a entrada "mensurar", o primeiro módulo a ser executado é o código desenvolvido na Experiência 3, referente à medição de distâncias. Após a medição, os dados devem ser transmitidos via comunicação serial, concatenados com o caractere "#".

Abaixo está a ASM desenvolvida:



Figura 4 - ASM da unidade de controle

# 2.2 Testes

Para verificar o correto funcionamento do circuito, foi desenvolvida a testbench e foram feito os seguintes casos de testes:

| Casos de teste (us) | Esperado | Ok           |
|---------------------|----------|--------------|
| 5899                | 100cm    | $\checkmark$ |
| 4399                | 75cm     | $\searrow$   |
| 10000               | 170cm    | $\checkmark$ |

Tabela 1 - Casos de teste para a simulação da experiência 4

Abaixo estão a análise das ondas realizadas no modelsim para o primeiro caso de testes com 100cm:



Figura 5 - Formas de onda do teste de 100cm

## 2.3 Atividade 2 - Estratégia para o Teste de Funcionamento do Projeto

Para a experiência prática foi planejado alguns testes que são muito parecidos com os testes da semana anterior. Eles serão realizados com garrafas de água ou outros objetos que estiverem disponíveis no dia do experimento. A organização dos objetos está na figura abaixo:



Figura 6 - Organização dos objetos para o teste experimental

Primeiramente, será medida a distância da garrafa 2 até o sensor, seguida pela medição da garrafa 3. O grupo utilizará uma trena ou régua para determinar as distâncias para verificar a acurácia do sensor. A fim de verificar a correta medição da distância e diminuir erros, será feita a medição de cada distância 3 vezes e será pego a média aritmética desses valores.

### 2.4 Atividade 2 – Preparação do Projeto para Síntese na Placa FPGA

Como o sensor HC-SR04 opera com tensão de 5V e os pinos da placa FPGA funcionam em 3,3V, é necessário implementar uma interface para adequar os níveis de tensão entre os componentes, tanto de 5V para 3,3V, quanto de 3,3V para 5V. A transmissão serial também requer uma conversão de tensão, já que o sinal transmitido pelo computador tem um nível de 5V, sendo elevado para 12V na conexão do cabo serial, e, por fim, precisa ser reduzido para 3,3V na recepção pela FPGA. Para isso, foram selecionados dois componentes eletrônicos capazes de realizar a conversão de tensão

O primeiro componente a ser testado será o **74HC4050**, um buffer de nível lógico utilizado para converter sinais de 5V para 3,3V, garantindo a compatibilidade entre o sensor HC-SR04 e a FPGA. Ele é essencial para evitar danos à FPGA e garantir que os sinais de controle e eco do sensor possam ser corretamente processados pela placa.



Figura 7 - Circuito integrado 74HC4050

O segundo componente será o **MAX3232**, responsável pela conversão de níveis TTL para RS-232, adaptando o sinal da porta serial para comunicação com a FPGA. Para tanto, será conectado o fio Rx do cabo serial na placa MAX3232 juntamente com o seu GND. Da parte da placa FPGA, será conectado a sua saída de 3,3V no VCC da placa MAX3232, juntamente com o GND da FPGA e a entrada Rd para transmissão serial.



Figura 8 - Circuito integrado MAX3232

Após a realização desses testes, será realizada a montagem do circuito completo para a verificação dos testes. A pinagem a ser seguida está na tabela abaixo:

### 2.5 Atividade 3 - Síntese e Teste do Projeto na Placa FPGA

| Sinal           | Pino da DE0-CV  | Pino da FPGA                                                                          | Analog Discovery |
|-----------------|-----------------|---------------------------------------------------------------------------------------|------------------|
| clock           | clock CLK_50    | PIN_M9                                                                                | -                |
| reset           | chave SW0       | PIN_U13                                                                               | -                |
| medir           | botão KEY0      | PIN_U7                                                                                | -                |
| medida_unidade  | display HEX0    | PIN_U21,<br>PIN_V21,<br>PIN_W22,<br>PIN_W21,<br>PIN_Y22,<br>PIN_Y21,<br>PIN_AA22      | -                |
| medida_dezena   | display HEX1    | PIN_AA20,<br>PIN_AB20,<br>PIN_AA19,<br>PIN_AA18,<br>PIN_AB18,<br>PIN_AA17,<br>PIN_U22 | -                |
| medida_centena  | display HEX2    | PIN_Y19,<br>PIN_AB17,<br>PIN_AA10,<br>PIN_Y14,<br>PIN_V14,<br>PIN_AB22,<br>PIN_AB21   | -                |
| saida_serial    | pino GPIO_0_D1  | PIN_B16                                                                               | -                |
| trigger         | pino GPIO_1_D1  | PIN_A12                                                                               | -                |
| echo            | pino GPIO_1_D3  | PIN_B12                                                                               | -                |
| pronto          | led LEDR0       | PIN_AA2                                                                               | -                |
| db_mensurar     | led LEDR1       | PIN_AA1                                                                               | -                |
| db_saida_serial | pino GPIO_0_D35 | PIN_T15                                                                               | Protocol – DIO7  |
| db_trigger      | pino GPIO_1_D33 | PIN_G12                                                                               | Scope – CH1+     |
| db_echo         | pino GPIO_1_D35 | PIN_K16                                                                               | Scope – CH2+     |
| db_estado       | display HEX5    | PIN_N9,<br>PIN_M8,<br>PIN_T14,<br>PIN_P14,<br>PIN_C1,<br>PIN_C2,<br>PIN_W19           | -                |

Tabela 2 - Pinagem da experiência

Conforme mostrado na Tabela 2, a pinagem necessária para a conexão dos componentes do sensor ultrassônico e displays está detalhada. A Figura 8 ilustra a montagem completa do circuito no experimento 4, destacando as conexões entre o sensor HC-SR04, a interface de conversão de tensão, o componente serial e a FPGA.



Figura 8 - Montagem do circuito do experimento 4

Para verificar o correto funcionamento do circuito, deverão ser feitos os seguintes casos de testes mostrados na seção 2.3:

| Esperado | Resultado obtido |
|----------|------------------|
| 3cm      |                  |
| 5cm      |                  |
| 30cm     |                  |

Tabela 3 - Casos de teste para a montagem da experiência 4

Caso o circuito não funcione conforme o esperado, existem várias opções de depuração dependendo do comportamento observado. Uma das abordagens mais eficazes é monitorar o último display de 7 segmentos da placa FPGA, o qual está vinculado ao *db\_estado*, representando o estado atual da máquina de estados responsável pela medição e transmissão de dados. Isso permite observar o fluxo do processo em tempo real e identificar erros potenciais, como:

- Estados presos: Se o display indicar sempre o mesmo estado, isso pode sugerir que a máquina de estados está travada. Um exemplo disso seria o circuito permanecer indefinidamente no estado espera\_transmissao ou espera\_medida, sem avançar. Essa situação pode indicar que sinais como fim\_transmissao ou fim\_medida não estão sendo gerados corretamente pelo sensor HC-SR04 ou que a interface com o sensor não está funcionando como esperado.
- Transições incorretas: Se o display mudar de estado de forma inesperada ou pular estados, pode haver um erro nas condições de transição. Por exemplo, o estado transmissao pode ser acionado antes de o sensor concluir a medição, o que implicaria que o sinal fim\_medida está sendo interpretado erroneamente. Isso pode ser causado por erros na leitura do tempo de resposta do sensor ultrassônico ou na contagem do pulso de eco.
- Má inicialização ou reset indesejado: Se o circuito constantemente retorna ao estado inicial devido ao estado default no código, é possível que alguma condição inesperada esteja ocorrendo, como um valor inválido do Estado Atual, causando a reinicialização da máquina de estados. Esse tipo de problema pode surgir se o sistema não estiver sincronizando corretamente os sinais de controle da interface serial ou do sensor.
- Erros de interface com o sensor: Um possível ponto de falha é na medição de tempo entre o envio e a recepção do sinal do HC-SR04. Se a máquina de estados não receber corretamente o pulso de eco ou se houver ruído no sinal, o estado `medir` pode não avançar conforme esperado. Verificar a integridade dos sinais vindos do sensor e assegurar que a contagem do tempo de viagem do som esteja correta é essencial para garantir medições precisas.

Durante o processo de depuração, é importante lembrar que já teremos testados os CI's que compõem a montagem, logo, um possível próximo passo seria testar suas ligações a fim de verificar se o erro ocorreu na montagem de algum desses componentes.

- 3. Relatório da experiência
- 3.1 Desafio
- 4.Conclusão